課程內容包含高階合成 (high-level synthesis)、邏輯合成 (logic synthesis)、實體設計 (physical design) 與測試 (testing) 等。每單元理論課程皆有配套之期末專題,以達成理論與實作結合之成效。
課程目標:引導學生在學理及實作上的統合能力,進而誘發學生對電子設計自動化 (EDA, Electronic Design Automation)領域的興趣,以培育量多質精的EDA相關人才。
Introduction to EDA
-VLSI Design Flow
-Design Methodology
-Design Automation Tools
-Computational Complexity
Logic Synthesis
-RTL Synthesis
-Logic Optimization
-Technology Mapping
-Timing/Power Optimization
Physical Design
-Partitioning
-Floorplanning
-Placement
-Routing
Testing
-Fault models, Diagnosis, and Simulation
-Automatic Test Pattern Generation
-Design for Testability
授課教師:劉建男